图书介绍

数字逻辑 第2版【2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载】

数字逻辑 第2版
  • 鲍家元等编著 著
  • 出版社: 北京:高等教育出版社
  • ISBN:7040059479
  • 出版时间:1997
  • 标注页数:374页
  • 文件大小:5MB
  • 文件页数:386页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第一章数制和编码1

1.1进位计数制1

目录1

1.2进位计数制的相互转换3

1.2.1多项式替代法3

1.2.2基数乘除法4

1.2.3任意两种进制之间的转换6

1.2.4直接转换法7

1.2.5数制转换时小数位数的确定8

1.3.1原码9

1.3.2反码9

1.3 带符号数的代码表示9

1.3.3补码10

*1.3.4十进制数的补码11

1.4 带符号数的加、减运算12

1.5 十进制数的常用代码13

1.5.1 “8421”码13

1.5.2“2421”码14

1.5.3余3码14

1.6可靠性编码15

1.6.1格雷码15

1.6.2奇偶校验码18

1.6.3海明校验码18

1.7.1数的定点表示法21

*1.7数的定点及浮点表示21

1.7.2数的浮点表示法22

习题23

第二章 逻辑代数基础26

2.1 逻辑代数中的几个概念26

2.2逻辑代数的基本运算28

2.2.1与运算(逻辑乘)28

2.2.2或运算(逻辑加)29

2.2.3非运算(逻辑非)30

2.3逻辑代数的基本定理及30

规则30

2.3.1逻辑代数的基本公理30

2.3.2逻辑代数的基本定理31

2.3.3逻辑代数的基本规则32

2.4逻辑函数的性质33

2.4.1 复合逻辑34

2.4.2逻辑函数的基本表达式37

2.4.3逻辑函数的标准形式37

2.5 逻辑函数的化简42

2.5.1代数法化简43

2.5.2卡诺图法45

2.5.3利用无关项简化函数表达式56

2.5.4输入无反变量的函数的化简57

2.5.5多输出函数的化简61

(Q-M法)68

*2.5.6 Quine-McCluskey法68

习题74

第三章 组合逻辑电路的分析与78

设计78

3.1 逻辑电路设计文档标准78

3.1.1框图79

3.1.2门的符号标准80

3.1.3信号名和有效级83

3.1.4引端的有效级84

3.1.5引端有效级的变换84

3.1.6图面布局及总线88

3.1.7时间图90

3.2.2逻辑代数法93

3.2组合电路分析93

3.2.1穷举法93

3.2.3利用摩根定律分析94

3.3组合电路设计的一般方法97

3 3.1 根据逻辑问题的描述写出97

逻辑表达式97

3.3.2逻辑电路的变换101

3.4组合电路中的竞争与险象105

3.4.1 竞争现象105

3.4.2 险象106

3.4.3险象的判别108

3.4.4险象的消除111

3.5常用MSI组合逻辑器件及其113

应用113

3.5.1译码器113

3.5.2编码器123

3.5.3三态缓冲器128

3.5.4多路选择器133

3 5.5奇偶校验电路146

3 5.6 比较器151

3.5.7加法器157

习题166

4.1.1时序电路的一般形式170

4.1 时序电路概述170

第四章 同步时序电路的分析170

4.1.2时序电路的分类171

4.1.3时序电路的描述方法172

4.2双稳态元件174

4.2.1 S-R锁存器175

4.2.2/S-/R锁存器176

4.2.3带使能端的S-R锁存器177

4.2.4 D锁存器177

4.2.5边沿触发D触发器179

4.2.6主从S-R触发器179

4.2.7主从J-K触发器182

4.2.8边沿触发J-K触发器183

4.2.9 T触发器184

4.3 同步时序电路的分析方法185

4.4计数器197

4.4.1二进制串行计数器198

4.4.2二进制同步计数器199

4.4.3 用跳越的方法实现任意模数的201

计数器201

4.4.4强置位计数器202

4.4.5预置位计数器203

4.4.6修正式计数器205

4.4.7 MSI计数器及应用206

4.5.1并行寄存器211

4.5 寄存器211

4.5.2移位寄存器213

4.5.3 MSI寄存器应用举例——数217

据串、并行的转换217

4.6 节拍分配器221

4.6.1计数型节拍分配器221

4.6.2移位型节拍分配器223

4.6.3 MSI节拍分配器举例225

习题225

第五章 同步时序电路的设计230

5.1 建立原始状态表231

5.2.1 完全给定同步时序电路状态236

表的化简236

5.2状态化简236

5.2.2 不完全给定同步时序电路状态表的化简240

5.3状态分配245

5.3.1状态编码的一般问题245

5.3.2相邻状态分配法248

5.4触发器类型的选择及激励252

函数和输出函数的确定252

5.4.1触发器类型的选择252

5.4.2激励函数和输出函数的确定252

5.5设计举例254

习题263

6.1 脉冲异步时序电路概述266

设计266

第六章 异步时序电路的分析与266

6.2脉冲异步时序电路的分析268

6.3 脉冲异步时序电路的设计271

*6.4 电平异步时序电路概述274

6.4.1 电平异步时序电路的模型及275

稳态的判断275

6.4.2流程表及总态图276

*6.5 电平异步时序电路的分析280

习题284

第七章 可编程逻辑器件PLD287

7.1 PLD概述287

7.1.1 PLD的电路结构及分类287

逻辑规则和符号288

7.1.2 PLD的编程工艺及描述的288

7.1.3 PLD的设计过程及主要优点290

7.2只读存储器291

7.2.1 ROM的内部结构293

7.2.2用ROM实现组合逻辑设计295

7.2.3常用的LSI ROM器件297

7.3 可编程逻辑阵列299

7.4 可编程阵列逻辑300

7.4.1组合PAL器件300

7.4.2时序PAL器件306

7.5通用逻辑阵列概述313

7.5.1 GAL器件的主要特点313

7.5.2 GAL器件的基本结构314

75.3 GAL器件的命名及分类319

习题320

第八章数字系统设计322

8.1 数字系统的基本模型322

8.1.1信息处理单元的构成323

8.12控制单元的构成324

8.2数字系统设计的描述工具325

8.2.1方框图325

8.2.2定时图(时序图)327

8.2.3逻辑流程图328

8.2.4 ASM图329

8.2.5 MDS图335

8.3 自顶向下的设计和自底向上339

的集成339

8.3.1 自顶向下的设计339

8.32 自底向上的集成340

8.4逻辑设计技术及应用341

8.4.1定义设计要求342

8.4.2确定系统方案及逻辑划分343

8.4.3控制单元的设计及实现347

8.4.4定时单元的设计及实现348

8.4.5信息处理单元的设计及实现349

的结构353

8.5 异步信号输入和系统控制器353

8.6 以MSI时序器件为核心的控356

制器设计356

8.6.1 以多D触发器为核心的控制器设计356

8.6.2 以移位寄存器为核心的控制器设计358

习题362

附录一 TTL/SSI电路的型号364

附录二 某些TTL/MSI集成电路367

产品367

附录三 某些74LS系列器件引脚图369

附录四 某些PLD、ROM、RAM器件372

引脚图372

参考文献374

热门推荐